close

cache memory:
目的:
改善CPU到memory存取的速度
更新策略:
I.Write Through(即刻寫回):當CPU write data into cache,同時將data寫回memory
優點:cache與memory的資料一致
缺點:喪失使用cache之目的
II.Write Back(稍後寫回):當cache的資料要被replaced掉時才寫回memory
優缺點與上述相反

雜七雜八一堆register

Bus種類
1.Data Bus:傳輸資料/指令用
2.Address Bus:存取memory之位址
3.Control Bus:由control Unit發出之control signal

CPU速度計算

I.MIPS,MFLOPS
1.MIPS: Million Instructions Per Second(每秒百萬條指令)
ex. 5 MIPS = 每秒可執行五百萬條指令
則一條指令花費1 / 5*10^6 秒
2.MFLOPS:Million Floating-point Operations Per Second(每秒百萬浮點數運算)

II.Clock rate and CPI
1.Clock rate:時脈速率,通常以MHz為單位
ex.clock rate = 500 MHz 代表一秒震盪 500*10^6次
2.CPI:Clock cycle Per Instrucions (一個指令執行須花費多少個clock cycle)

RISC(精簡指令集電腦)與CISC(複雜指令集電腦)比較

內頻:cpu工作的頻率
外頻:cpu以外的周邊控制器等運作速率
倍頻cpu: 內頻=外頻*倍數

量詞單位 (要熟)

進制轉換 (要反射動作)


arrow
arrow
    全站熱搜
    創作者介紹
    創作者 vencees 的頭像
    vencees

    阿宅空間

    vencees 發表在 痞客邦 留言(0) 人氣()